head	1.9;
access;
symbols;
locks
	root:1.9; strict;
comment	@# @;


1.9
date	2010.01.06.15.12.18;	author root;	state Exp;
branches;
next	1.8;

1.8
date	2010.01.06.13.59.05;	author root;	state Exp;
branches;
next	1.7;

1.7
date	2010.01.06.12.59.44;	author root;	state Exp;
branches;
next	1.6;

1.6
date	2010.01.06.12.58.37;	author root;	state Exp;
branches;
next	1.5;

1.5
date	2009.12.31.15.02.40;	author root;	state Exp;
branches;
next	1.4;

1.4
date	2009.12.31.15.01.43;	author root;	state Exp;
branches;
next	1.3;

1.3
date	2009.12.31.15.01.01;	author root;	state Exp;
branches;
next	1.2;

1.2
date	2009.12.31.15.00.52;	author root;	state Exp;
branches;
next	1.1;

1.1
date	2009.12.31.14.56.34;	author root;	state Exp;
branches;
next	;


desc
@/opt/nforge/var/wiki/mimic/data/text/PXA255_ec_9d_98_eb_a0_88_ec_a7_80_ec_8a_a4_ed_84_b0
@


1.9
log
@58.227.230.63;;hoppang 호빵 ;;
@
text
@----

 * [[CCCR]] - Core Clock Configuration Register
 * ICIP(인터럽트 제어기 IRQ Interrupt Controller IRQ Pending Register) : IRQ 인터럽트를 발생시킬 수 있는 모든 소스에서 온 인터럽트를 담고 있다. 인터럽트 제어기 단계 레지스터(ICLR, Interrupt Controller Level Register)는 IRQ를 생성하기 위해 ICIP에 인터럽트를 전송하도록 프로그램되어 있다. 0x40d00000
 * MSC0(Static Memory Control Register 0) : Chip Select와 관계있는 듯한데 아직 잘 모르겠다. 0x48000008 - nCS0, nCS1과 관계있음
 * OSCR(OS Timer Counter Register) : CPU의 매 클럭마다 무조건 1씩 증가한다. 특정한 값을 넣을 수 있다. 0x40a00010
@


1.8
log
@58.227.230.63;;hoppang 호빵 ;;
@
text
@d3 1
@


1.7
log
@58.227.230.63;;hoppang 호빵 ;;
@
text
@d3 1
a3 1
 * ICIP(Interrupt Controller IRQ Pending Register) : contains the interrupts from all sources that can generate an IRQ interrupt. The Interrupt Controller Level Register (ICLR) is programmed to send interrupts to the ICIP to generate an IRQ. - IRQ 인터럽트를 발생시킬 수 있는 모든 소스에서 온 인터럽트를 담고 있다. 인터럽트 제어기 단계 레지스터(ICLR, Interrupt Controller Level Register)는 IRQ를 생성하기 위해 ICIP에 인터럽트를 전송하도록 프로그램되어 있다.
@


1.6
log
@58.227.230.63;;hoppang 호빵 ;;
@
text
@d3 1
a3 1
 * ICIP(Interrupt Controller IRQ Pending Register) : contains the interrupts from all sources that can generate an IRQ interrupt. The Interrupt Controller Level Register (ICLR) is programmed to send interrupts to the ICIP to generate an IRQ. 
@


1.5
log
@58.227.230.63;;hoppang 호빵 ;;
@
text
@d3 1
@


1.4
log
@58.227.230.63;;hoppang 호빵 ;;
@
text
@d3 1
a3 1
 * MSC0(Static Memory Control Register 0) : Chip Select와 관계있는 듯한데 아직 잘 모르겠다. 0x48000008
@


1.3
log
@58.227.230.63;;hoppang 호빵 ;;
@
text
@d3 2
a4 2
 * MSC0(Static Memory Control Register 0) : Chip Select와 관계있는 듯한데 아직 잘 모르겠다.
 * OSCR(OS Timer Counter Register) : CPU의 매 클럭마다 무조건 1씩 증가한다. 특정한 값을 넣을 수 있다.
@


1.2
log
@58.227.230.63;;hoppang 호빵 ;;
@
text
@a3 1

@


1.1
log
@58.227.230.63;;hoppang 호빵 ;;
@
text
@d1 1
d3 1
a3 1
----
@
