ARM Architecture Reference Manual P.49 A2.5 Program status register

N Z C V / Q Res(2) J / Res(4) / GE(4) / Res(6) / E / A I F / M(5)

== orr r0, r0, #211 ==

1101 0011, 즉 I, F 비트를 1로 세팅하고 M을 0b10011로 설정.

=== Interrupt Disable Bit ===

AIF(각각 8, 7, 6 비트)는 interrupt disable bit로

 * A: data abort
 * I: IRQ 인터럽트
 * F: FIQ 인터럽트

즉 FIQ만 발생하게 설정하고 나머지 두 개는 끈다는 뜻

=== M비트 값(이진수) ===

 * 10000 : User
 * 10001 : FIQ
 * 10010 : IRQ
 * 10011 : Supervisor
 * 10111 : Abort
 * 11011 : Undefined
 * 11111 : System(ARMv4 이상)



